阅读设置

20
18

第569章 板卡仿真 (7/9)

2.30v

threshold:

2.00v

status:

fail

万人敌凑过来看了一眼,摇了摇头。

“间距只有0.28毫米,要求是0.5毫米。两条线靠得太近,数据线翻转的时候,耦合电容在时钟线上感应出2.3v的毛刺。在ttl电平里,两伏就算高电平了。这个毛刺会被触发器误认为是有效时钟沿,导致系统不定时死机,而且极难复现。”

李工在笔记本上又写了一行:“得加大间距至0.50mm,中间插入地线隔离。”

吕辰把这个三级问题也记录到日志里。

进度条走到71%,屏幕上跳出一大片字符,一行一行往下滚。

warning:

timing

violation

on

storage_v1.

a12

delay=23.4ns

(required

20.0ns)

warning:

timing

violation

on

storage_v1.

d7

setup=1.2ns

(required

2.0ns)

warning:

timing

violation

on

storage_v1.

cs

prop_delay=18.7ns

(required

15.0ns)

吕辰敲了一行命令,调出第一条时序违例的详细信息。

db>

display

timing

storage_v1

a12

屏幕上一行行数据跳出来:

:

a12

from:

mc_addr_driver

to: